Back to index

cell-binutils  2.17cvs20070401
vr4120-2.d
Go to the documentation of this file.
00001 #objdump: -dz --prefix-addresses -m mips:4120
00002 #as: -32 -march=vr4120 -mfix-vr4120
00003 #name: MIPS vr4120 workarounds
00004 
00005 .*: +file format .*mips.*
00006 
00007 Disassembly of section .text:
00008 .* <[^>]*> macc      a0,a1,a2
00009 .* <[^>]*> nop
00010 .* <[^>]*> div       zero,a3,t0
00011 .* <[^>]*> or a0,a0,a1
00012 .* <[^>]*> dmacc     a0,a1,a2
00013 .* <[^>]*> nop
00014 .* <[^>]*> div       zero,a3,t0
00015 .* <[^>]*> or a0,a0,a1
00016 .* <[^>]*> macc      a0,a1,a2
00017 .* <[^>]*> nop
00018 .* <[^>]*> divu      zero,a3,t0
00019 .* <[^>]*> or a0,a0,a1
00020 .* <[^>]*> dmacc     a0,a1,a2
00021 .* <[^>]*> nop
00022 .* <[^>]*> divu      zero,a3,t0
00023 .* <[^>]*> or a0,a0,a1
00024 .* <[^>]*> macc      a0,a1,a2
00025 .* <[^>]*> nop
00026 .* <[^>]*> ddiv      zero,a3,t0
00027 .* <[^>]*> or a0,a0,a1
00028 .* <[^>]*> dmacc     a0,a1,a2
00029 .* <[^>]*> nop
00030 .* <[^>]*> ddiv      zero,a3,t0
00031 .* <[^>]*> or a0,a0,a1
00032 .* <[^>]*> macc      a0,a1,a2
00033 .* <[^>]*> nop
00034 .* <[^>]*> ddivu     zero,a3,t0
00035 .* <[^>]*> or a0,a0,a1
00036 .* <[^>]*> dmacc     a0,a1,a2
00037 .* <[^>]*> nop
00038 .* <[^>]*> ddivu     zero,a3,t0
00039 .* <[^>]*> or a0,a0,a1
00040 .* <[^>]*> dmult     a0,a1
00041 .* <[^>]*> nop
00042 .* <[^>]*> dmult     a2,a3
00043 .* <[^>]*> or a0,a0,a1
00044 .* <[^>]*> dmultu    a0,a1
00045 .* <[^>]*> nop
00046 .* <[^>]*> dmultu    a2,a3
00047 .* <[^>]*> or a0,a0,a1
00048 .* <[^>]*> dmacc     a0,a1,a2
00049 .* <[^>]*> nop
00050 .* <[^>]*> dmacc     a2,a3,t0
00051 .* <[^>]*> or a0,a0,a1
00052 .* <[^>]*> dmult     a0,a1
00053 .* <[^>]*> nop
00054 .* <[^>]*> dmacc     a2,a3,t0
00055 .* <[^>]*> or a0,a0,a1
00056 .* <[^>]*> macc      a0,a1,a2
00057 .* <[^>]*> nop
00058 .* <[^>]*> mtlo      a3
00059 .* <[^>]*> dmacc     a0,a1,a2
00060 .* <[^>]*> nop
00061 .* <[^>]*> mtlo      a3
00062 .* <[^>]*> macc      a0,a1,a2
00063 .* <[^>]*> nop
00064 .* <[^>]*> mthi      a3
00065 .* <[^>]*> dmacc     a0,a1,a2
00066 .* <[^>]*> nop
00067 .* <[^>]*> mthi      a3
00068 #
00069 # vr4181a_md1:
00070 #
00071 .* <[^>]*> macc      a0,a1,a2
00072 .* <[^>]*> nop
00073 .* <[^>]*> mult      a0,a1
00074 .* <[^>]*> or a0,a0,a1
00075 #
00076 .* <[^>]*> macc      a0,a1,a2
00077 .* <[^>]*> nop
00078 .* <[^>]*> multu     a0,a1
00079 .* <[^>]*> or a0,a0,a1
00080 #
00081 .* <[^>]*> macc      a0,a1,a2
00082 .* <[^>]*> nop
00083 .* <[^>]*> dmult     a0,a1
00084 .* <[^>]*> or a0,a0,a1
00085 #
00086 .* <[^>]*> macc      a0,a1,a2
00087 .* <[^>]*> nop
00088 .* <[^>]*> dmultu    a0,a1
00089 .* <[^>]*> or a0,a0,a1
00090 #
00091 .* <[^>]*> dmacc     a0,a1,a2
00092 .* <[^>]*> nop
00093 .* <[^>]*> mult      a0,a1
00094 .* <[^>]*> or a0,a0,a1
00095 #
00096 .* <[^>]*> dmacc     a0,a1,a2
00097 .* <[^>]*> nop
00098 .* <[^>]*> multu     a0,a1
00099 .* <[^>]*> or a0,a0,a1
00100 #
00101 .* <[^>]*> dmacc     a0,a1,a2
00102 .* <[^>]*> nop
00103 .* <[^>]*> dmult     a0,a1
00104 .* <[^>]*> or a0,a0,a1
00105 #
00106 .* <[^>]*> dmacc     a0,a1,a2
00107 .* <[^>]*> nop
00108 .* <[^>]*> dmultu    a0,a1
00109 .* <[^>]*> or a0,a0,a1
00110 #
00111 # vr4181a_md4:
00112 #
00113 .* <[^>]*> dmult     a0,a1
00114 .* <[^>]*> nop
00115 .* <[^>]*> macc      a0,a1,a2
00116 .* <[^>]*> or a0,a0,a1
00117 #
00118 .* <[^>]*> dmultu    a0,a1
00119 .* <[^>]*> nop
00120 .* <[^>]*> macc      a0,a1,a2
00121 .* <[^>]*> or a0,a0,a1
00122 #
00123 .* <[^>]*> div       zero,a0,a1
00124 .* <[^>]*> nop
00125 .* <[^>]*> macc      a0,a1,a2
00126 .* <[^>]*> or a0,a0,a1
00127 #
00128 .* <[^>]*> divu      zero,a0,a1
00129 .* <[^>]*> nop
00130 .* <[^>]*> macc      a0,a1,a2
00131 .* <[^>]*> or a0,a0,a1
00132 #
00133 .* <[^>]*> ddiv      zero,a0,a1
00134 .* <[^>]*> nop
00135 .* <[^>]*> macc      a0,a1,a2
00136 .* <[^>]*> or a0,a0,a1
00137 #
00138 .* <[^>]*> ddivu     zero,a0,a1
00139 .* <[^>]*> nop
00140 .* <[^>]*> macc      a0,a1,a2
00141 .* <[^>]*> or a0,a0,a1
00142 #
00143 .* <[^>]*> dmult     a0,a1
00144 .* <[^>]*> nop
00145 .* <[^>]*> dmacc     a0,a1,a2
00146 .* <[^>]*> or a0,a0,a1
00147 #
00148 .* <[^>]*> dmultu    a0,a1
00149 .* <[^>]*> nop
00150 .* <[^>]*> dmacc     a0,a1,a2
00151 .* <[^>]*> or a0,a0,a1
00152 #
00153 .* <[^>]*> div       zero,a0,a1
00154 .* <[^>]*> nop
00155 .* <[^>]*> dmacc     a0,a1,a2
00156 .* <[^>]*> or a0,a0,a1
00157 #
00158 .* <[^>]*> divu      zero,a0,a1
00159 .* <[^>]*> nop
00160 .* <[^>]*> dmacc     a0,a1,a2
00161 .* <[^>]*> or a0,a0,a1
00162 #
00163 .* <[^>]*> ddiv      zero,a0,a1
00164 .* <[^>]*> nop
00165 .* <[^>]*> dmacc     a0,a1,a2
00166 .* <[^>]*> or a0,a0,a1
00167 #
00168 .* <[^>]*> ddivu     zero,a0,a1
00169 .* <[^>]*> nop
00170 .* <[^>]*> dmacc     a0,a1,a2
00171 .* <[^>]*> or a0,a0,a1
00172 #...