Back to index

cell-binutils  2.17cvs20070401
mips32-dsp.d
Go to the documentation of this file.
00001 #objdump: -dr --prefix-addresses --show-raw-insn
00002 #name: MIPS DSP ASE for MIPS32
00003 #as: -mdsp -32
00004 
00005 # Check MIPS DSP ASE for MIPS32 Instruction Assembly
00006 
00007 .*: +file format .*mips.*
00008 
00009 Disassembly of section .text:
00010 0+0000 <[^>]*> 7c220290     addq\.ph      zero,at,v0
00011 0+0004 <[^>]*> 7c430b90     addq_s\.ph    at,v0,v1
00012 0+0008 <[^>]*> 7c641590     addq_s\.w     v0,v1,a0
00013 0+000c <[^>]*> 7c851810     addu\.qb      v1,a0,a1
00014 0+0010 <[^>]*> 7ca62110     addu_s\.qb    a0,a1,a2
00015 0+0014 <[^>]*> 7cc72ad0     subq\.ph      a1,a2,a3
00016 0+0018 <[^>]*> 7ce833d0     subq_s\.ph    a2,a3,t0
00017 0+001c <[^>]*> 7d093dd0     subq_s\.w     a3,t0,t1
00018 0+0020 <[^>]*> 7d2a4050     subu\.qb      t0,t1,t2
00019 0+0024 <[^>]*> 7d4b4950     subu_s\.qb    t1,t2,t3
00020 0+0028 <[^>]*> 7d6c5410     addsc  t2,t3,t4
00021 0+002c <[^>]*> 7d8d5c50     addwc  t3,t4,t5
00022 0+0030 <[^>]*> 7dae6490     modsub t4,t5,t6
00023 0+0034 <[^>]*> 7dc06d10     raddu\.w\.qb  t5,t6
00024 0+0038 <[^>]*> 7c0f7252     absq_s\.ph    t6,t7
00025 0+003c <[^>]*> 7c107c52     absq_s\.w     t7,s0
00026 0+0040 <[^>]*> 7e328311     precrq\.qb\.ph       s0,s1,s2
00027 0+0044 <[^>]*> 7e538d11     precrq\.ph\.w s1,s2,s3
00028 0+0048 <[^>]*> 7e749551     precrq_rs\.ph\.w     s2,s3,s4
00029 0+004c <[^>]*> 7e959bd1     precrqu_s\.qb\.ph    s3,s4,s5
00030 0+0050 <[^>]*> 7c15a312     preceq\.w\.phl       s4,s5
00031 0+0054 <[^>]*> 7c16ab52     preceq\.w\.phr       s5,s6
00032 0+0058 <[^>]*> 7c17b112     precequ\.ph\.qbl     s6,s7
00033 0+005c <[^>]*> 7c18b952     precequ\.ph\.qbr     s7,t8
00034 0+0060 <[^>]*> 7c19c192     precequ\.ph\.qbla    t8,t9
00035 0+0064 <[^>]*> 7c1ac9d2     precequ\.ph\.qbra    t9,k0
00036 0+0068 <[^>]*> 7c1bd712     preceu\.ph\.qbl      k0,k1
00037 0+006c <[^>]*> 7c1cdf52     preceu\.ph\.qbr      k1,gp
00038 0+0070 <[^>]*> 7c1de792     preceu\.ph\.qbla     gp,sp
00039 0+0074 <[^>]*> 7c1eefd2     preceu\.ph\.qbra     sp,s8
00040 0+0078 <[^>]*> 7c1ff013     shll\.qb      s8,ra,0x0
00041 0+007c <[^>]*> 7cfff013     shll\.qb      s8,ra,0x7
00042 0+0080 <[^>]*> 7c20f893     shllv\.qb     ra,zero,at
00043 0+0084 <[^>]*> 7c010213     shll\.ph      zero,at,0x0
00044 0+0088 <[^>]*> 7de10213     shll\.ph      zero,at,0xf
00045 0+008c <[^>]*> 7c620a93     shllv\.ph     at,v0,v1
00046 0+0090 <[^>]*> 7c031313     shll_s\.ph    v0,v1,0x0
00047 0+0094 <[^>]*> 7de31313     shll_s\.ph    v0,v1,0xf
00048 0+0098 <[^>]*> 7ca41b93     shllv_s\.ph   v1,a0,a1
00049 0+009c <[^>]*> 7c052513     shll_s\.w     a0,a1,0x0
00050 0+00a0 <[^>]*> 7fe52513     shll_s\.w     a0,a1,0x1f
00051 0+00a4 <[^>]*> 7ce62d93     shllv_s\.w    a1,a2,a3
00052 0+00a8 <[^>]*> 7c073053     shrl\.qb      a2,a3,0x0
00053 0+00ac <[^>]*> 7ce73053     shrl\.qb      a2,a3,0x7
00054 0+00b0 <[^>]*> 7d2838d3     shrlv\.qb     a3,t0,t1
00055 0+00b4 <[^>]*> 7c094253     shra\.ph      t0,t1,0x0
00056 0+00b8 <[^>]*> 7de94253     shra\.ph      t0,t1,0xf
00057 0+00bc <[^>]*> 7d6a4ad3     shrav\.ph     t1,t2,t3
00058 0+00c0 <[^>]*> 7c0b5353     shra_r\.ph    t2,t3,0x0
00059 0+00c4 <[^>]*> 7deb5353     shra_r\.ph    t2,t3,0xf
00060 0+00c8 <[^>]*> 7dac5bd3     shrav_r\.ph   t3,t4,t5
00061 0+00cc <[^>]*> 7c0d6553     shra_r\.w     t4,t5,0x0
00062 0+00d0 <[^>]*> 7fed6553     shra_r\.w     t4,t5,0x1f
00063 0+00d4 <[^>]*> 7dee6dd3     shrav_r\.w    t5,t6,t7
00064 0+00d8 <[^>]*> 7df07190     muleu_s\.ph\.qbl     t6,t7,s0
00065 0+00dc <[^>]*> 7e1179d0     muleu_s\.ph\.qbr     t7,s0,s1
00066 0+00e0 <[^>]*> 7e3287d0     mulq_rs\.ph   s0,s1,s2
00067 0+00e4 <[^>]*> 7e538f10     muleq_s\.w\.phl      s1,s2,s3
00068 0+00e8 <[^>]*> 7e749750     muleq_s\.w\.phr      s2,s3,s4
00069 0+00ec <[^>]*> 7e7400f0     dpau\.h\.qbl  \$ac0,s3,s4
00070 0+00f0 <[^>]*> 7e9509f0     dpau\.h\.qbr  \$ac1,s4,s5
00071 0+00f4 <[^>]*> 7eb612f0     dpsu\.h\.qbl  \$ac2,s5,s6
00072 0+00f8 <[^>]*> 7ed71bf0     dpsu\.h\.qbr  \$ac3,s6,s7
00073 0+00fc <[^>]*> 7ef80130     dpaq_s\.w\.ph \$ac0,s7,t8
00074 0+0100 <[^>]*> 7f190970     dpsq_s\.w\.ph \$ac1,t8,t9
00075 0+0104 <[^>]*> 7f3a11b0     mulsaq_s\.w\.ph      \$ac2,t9,k0
00076 0+0108 <[^>]*> 7f5b1b30     dpaq_sa\.l\.w \$ac3,k0,k1
00077 0+010c <[^>]*> 7f7c0370     dpsq_sa\.l\.w \$ac0,k1,gp
00078 0+0110 <[^>]*> 7f9d0d30     maq_s\.w\.phl \$ac1,gp,sp
00079 0+0114 <[^>]*> 7fbe15b0     maq_s\.w\.phr \$ac2,sp,s8
00080 0+0118 <[^>]*> 7fdf1c30     maq_sa\.w\.phl       \$ac3,s8,ra
00081 0+011c <[^>]*> 7fe004b0     maq_sa\.w\.phr       \$ac0,ra,zero
00082 0+0120 <[^>]*> 7c0106d2     bitrev zero,at
00083 0+0124 <[^>]*> 7c41000c     insv   at,v0
00084 0+0128 <[^>]*> 7c001092     repl\.qb      v0,0x0
00085 0+012c <[^>]*> 7cff1092     repl\.qb      v0,0xff
00086 0+0130 <[^>]*> 7c0418d2     replv\.qb     v1,a0
00087 0+0134 <[^>]*> 7e002292     repl\.ph      a0,-512
00088 0+0138 <[^>]*> 7dff2292     repl\.ph      a0,511
00089 0+013c <[^>]*> 7c062ad2     replv\.ph     a1,a2
00090 0+0140 <[^>]*> 7cc70011     cmpu\.eq\.qb  a2,a3
00091 0+0144 <[^>]*> 7ce80051     cmpu\.lt\.qb  a3,t0
00092 0+0148 <[^>]*> 7d090091     cmpu\.le\.qb  t0,t1
00093 0+014c <[^>]*> 7d4b4911     cmpgu\.eq\.qb t1,t2,t3
00094 0+0150 <[^>]*> 7d6c5151     cmpgu\.lt\.qb t2,t3,t4
00095 0+0154 <[^>]*> 7d8d5991     cmpgu\.le\.qb t3,t4,t5
00096 0+0158 <[^>]*> 7d8d0211     cmp\.eq\.ph   t4,t5
00097 0+015c <[^>]*> 7dae0251     cmp\.lt\.ph   t5,t6
00098 0+0160 <[^>]*> 7dcf0291     cmp\.le\.ph   t6,t7
00099 0+0164 <[^>]*> 7e1178d1     pick\.qb      t7,s0,s1
00100 0+0168 <[^>]*> 7e3282d1     pick\.ph      s0,s1,s2
00101 0+016c <[^>]*> 7e538b91     packrl\.ph    s1,s2,s3
00102 0+0170 <[^>]*> 7c120838     extr\.w       s2,\$ac1,0x0
00103 0+0174 <[^>]*> 7ff20838     extr\.w       s2,\$ac1,0x1f
00104 0+0178 <[^>]*> 7c131138     extr_r\.w     s3,\$ac2,0x0
00105 0+017c <[^>]*> 7ff31138     extr_r\.w     s3,\$ac2,0x1f
00106 0+0180 <[^>]*> 7c1419b8     extr_rs\.w    s4,\$ac3,0x0
00107 0+0184 <[^>]*> 7ff419b8     extr_rs\.w    s4,\$ac3,0x1f
00108 0+0188 <[^>]*> 7c1503b8     extr_s\.h     s5,\$ac0,0x0
00109 0+018c <[^>]*> 7ff503b8     extr_s\.h     s5,\$ac0,0x1f
00110 0+0190 <[^>]*> 7ef60bf8     extrv_s\.h    s6,\$ac1,s7
00111 0+0194 <[^>]*> 7f171078     extrv\.w      s7,\$ac2,t8
00112 0+0198 <[^>]*> 7f381978     extrv_r\.w    t8,\$ac3,t9
00113 0+019c <[^>]*> 7f5901f8     extrv_rs\.w   t9,\$ac0,k0
00114 0+01a0 <[^>]*> 7c1a08b8     extp   k0,\$ac1,0x0
00115 0+01a4 <[^>]*> 7ffa08b8     extp   k0,\$ac1,0x1f
00116 0+01a8 <[^>]*> 7f9b10f8     extpv  k1,\$ac2,gp
00117 0+01ac <[^>]*> 7c1c1ab8     extpdp gp,\$ac3,0x0
00118 0+01b0 <[^>]*> 7ffc1ab8     extpdp gp,\$ac3,0x1f
00119 0+01b4 <[^>]*> 7fdd02f8     extpdpv       sp,\$ac0,s8
00120 0+01b8 <[^>]*> 7e000eb8     shilo	\$ac1,-32
00121 0+01bc <[^>]*> 7df00eb8     shilo	\$ac1,31
00122 0+01c0 <[^>]*> 7fc016f8     shilov	\$ac2,s8
00123 0+01c4 <[^>]*> 7fe01ff8     mthlip ra,\$ac3
00124 0+01c8 <[^>]*> 00000010     mfhi   zero
00125 0+01cc <[^>]*> 00200812     mflo   at,\$ac1
00126 0+01d0 <[^>]*> 00401011     mthi   v0,\$ac2
00127 0+01d4 <[^>]*> 00601813     mtlo   v1,\$ac3
00128 0+01d8 <[^>]*> 7c8004f8     wrdsp  a0,0x0
00129 0+01dc <[^>]*> 7c81fcf8     wrdsp  a0,0x3f
00130 0+01e0 <[^>]*> 7cbffcf8     wrdsp  a1
00131 0+01e4 <[^>]*> 7c0034b8     rddsp  a2,0x0
00132 0+01e8 <[^>]*> 7c3f34b8     rddsp  a2,0x3f
00133 0+01ec <[^>]*> 7fff3cb8     rddsp  a3
00134 0+01f0 <[^>]*> 7d49418a     lbux   t0,t1\(t2\)
00135 0+01f4 <[^>]*> 7d6a490a     lhx    t1,t2\(t3\)
00136 0+01f8 <[^>]*> 7d8b500a     lwx    t2,t3\(t4\)
00137 0+01fc <[^>]*> 041cff80     bposge32      00000000 <text_label>
00138 0+0200 <[^>]*> 00000000     nop
00139        \.\.\.